user_config.browser.messages.your_browser (${ userBrowser.name + ' ' + userBrowser.version }) user_config.browser.messages.is_obsolete. user_config.browser.messages.please_upgrade.      
7 795.42 PTS
-0.41 %
7 813.0
-0.08 %
SBF 120 PTS
5 906.26
-0.43 %
DAX PTS
23 534.83
-0.56 %
Dow Jones PTS
45 947.32
-0.38 %
24 397.31
-0.43 %
1.167
+0.08 %

STM introduit la prochaine génération de la technologie d'assemblage de puces avec une nouvelle ligne pilote PLP à Tours

| Boursier | 150 | news.votes.none

Une équipe pluridisciplinaire pour développer une approche innovante de la technologie d'assemblage et de test des puces, améliorant l'efficacité et la flexibilité

STM introduit la prochaine génération de la technologie d'assemblage de puces avec une nouvelle ligne pilote PLP à Tours
Credits STMicroelectronics

STMicroelectronics, un leader mondial des semiconducteurs dont les clients couvrent toute la gamme des applications électroniques, annonce ce jour de nouveaux détails concernant le développement des prochaines générations de la technologie Panel-Level Packaging (PLP) avec une ligne pilote sur son site de Tours (France), qui devrait être opérationnelle au troisième trimestre 2026.

Le PLP est une technologie avancée et automatisée d'encapsulation et de test de puces qui augmente l'efficacité de la fabrication tout en réduisant les coûts. C'est un élément clé pour créer la prochaine génération d'équipements électroniques plus petits, plus puissants et plus économiques. La grande superficie du panneau utilisé pour le PLP (larges formes rectangulaires remplaçant les plaquettes circulaires) permet une productivité de fabrication plus élevée, offrant une solution plus efficace pour la production à forts volumes. S'appuyant sur sa première ligne PLP en production en Malaisie et son réseau mondial de R&D technologique global, ST prévoit de développer les prochaines générations de sa technologie PLP pour maintenir son leadership technologique et étendre l'usage du PLP à de nombreux autres produits ST pour les applications automobiles, industrielles et grand public.

"Le développement de cette technologie PLP sur notre site de Tours vise à soutenir cette approche innovante de la technologie d'encapsulation et de test des puces, en améliorant l'efficacité et la flexibilité afin qu'elle puisse être déployée sur un large portefeuille d'applications, incluant les produits RF, analogiques, de puissance et les microcontrôleurs. Une équipe pluridisciplinaire d'experts en automatisation industrielle, ingénierie des procédés, data science et analyse de données, ainsi qu'en R&D technologique et produit, collaborera sur ce programme, qui constitue une composante clé d'une initiative stratégique plus large centrée sur l'intégration hétérogène - une nouvelle approche évolutive et efficace de l'intégration de puces", a déclaré Fabio Gualandris, Président Qualité, Fabrication et Technologie de STMicroelectronics. "Avec notre usine à Malte, ST a déjà démontré sa capacité à fournir des solutions d'encapsulation et de test de puces haute performance en Europe. Alors que nous remodelons notre empreinte industrielle globale, cette nouvelle initiative à Tours étendra nos capacités d'innovation en matière de procédés, de conception et de fabrication, soutenant le développement des puces de nouvelle génération en Europe."

Le développement de la nouvelle ligne pilote PLP à Tours est soutenu par un investissement en capital de plus de 60 millions de dollars, déjà alloué dans le cadre du projet de remodelage de l'empreinte industrielle du Groupe. Des synergies supplémentaires sont attendues avec l'écosystème local de 'R&D', notamment le Centre d'études et de recherches technologiques, le CERTeM. Comme annoncé précédemment, le projet du Groupe concerne les infrastructures de production avancée avec des missions redéfinies pour certains sites en France et en Italie afin d'assurer leur succès à long terme.

Note technique sur le PLP

Depuis des décennies, l'industrie s'appuie sur l'encapsulation au niveau des plaquettes (Wafer-level packaging-WLP) et la technologie flip-chip pour connecter les puces silicium aux circuits externes. Cependant, à mesure que les dispositifs deviennent plus petits et plus complexes, ces méthodes atteignent leurs limites en termes d'évolutivité et de rentabilité. Pour l'encapsulation avancée, différentes approches existent ou sont en développement, et le PLP en fait partie.

Le Panel Level Packaging (PLP) est une méthode où plusieurs circuits intégrés (CI) sont encapsulés sur un seul grand panneau rectangulaire (substrat), plutôt que sur des plaquettes circulaires individuelles. Cela permet de traiter simultanément un plus grand nombre de circuits intégrés, réduisant ainsi les coûts et améliorant la productivité de fabrication.

STMicroelectronics a non seulement adopté la technologie PLP-DCI, mais a également été à la pointe de son développement depuis 2020. Les équipes de recherche et développement du Groupe ont travaillé à la réalisation de prototypes et au dimensionnement de la technologie, aboutissant à un procédé PLP-DCI de pointe actuellement en production à volumes très élevés, avec plus de 5 millions d'unités par jour sur une ligne hautement automatisée utilisant des panneaux de grande taille de 700 mm x 700 mm.

La technologie PLP de ST se concentre sur l'interconnexion directe en cuivre (Direct Copper Interconnect - DCI). Les interconnexions directes en cuivre remplacent les connexions traditionnelles par fil des puces avec leur support d'encapsulation. Le DCI est le procédé par lequel ces circuits intégrés sont connectés électriquement au substrat (du panneau) en utilisant du cuivre, qui est reconnu pour son excellente conductivité électrique. Le DCI offre des performances supérieures aux méthodes traditionnelles qui utilisent des billes de soudure, qui peuvent être moins performantes. Cette technologie de connexion directe sans fil favorise le développement de nouveaux produits en réduisant les pertes d'énergie (telles que la résistance et l'inductance), en améliorant la dissipation thermique et en permettant la miniaturisation. Cela conduit à une meilleure densité de puissance globale.

Le PLP-DCI permet également l'intégration de plusieurs puces au sein de boîtiers avancés, appelés Système dans un Boîtier (System in Package - SiP).

 ■

Les informations et conseils rédigés par la rédaction de Boursier.com sont réalisés à partir des meilleures sources, même si la société Boursier.com ne peut en garantir l'exhaustivité ni la fiabilité. Ces contenus n'ont aucune valeur contractuelle et ne constituent en aucun cas une offre de vente ou une sollicitation d'achat de valeurs mobilières ou d'instruments financiers. La responsabilité de la société Boursier.com et/ou de ses dirigeants et salariés ne saurait être engagée en cas d'erreur, d'omission ou d'investissement inopportun.

news.label.interest
news.votes.container.count
news.votes.container.average 0
  • 0 news.votes.details.count
  • 0 news.votes.details.count
  • 0 news.votes.details.count
  • 0 news.votes.details.count
  • 0 news.votes.details.count
NEWS.LABEL.RELATED_ARTICLES_CATEGORY
Publié le 25/09/2025

Biosynex avait acquis la société Avalun en avril 2021...

Publié le 25/09/2025

Le calendrier détaillé de l'offre sera précisé ultérieurement...

Publié le 25/09/2025

ET D'UNE DECLARATION DE CESSATION DE PAIEMENT POUR SA FILIALE AVALUN

NEWS.LABEL.ALSO_IN_BD
Publié le 25/09/2025

La Bourse de Paris a été entrainée à la baisse avec, à l’image de la veille, le secteur du luxe qui a pesé sur la tendance (Hermès International -3,14% à 2.066 et LVMH -2,69%…

Publié le 25/09/2025

Le résultat d'exploitation s'élève au 30 juin à 2,9 ME...

Publié le 25/09/2025

Publication des résultats S1 2025 Dans un contexte de marché de la construction toujours fragilisé, le premier semestre 2025 d’Altheora fait montre de résilience.…

Publié le 25/09/2025

Preatoni affiche un free cash-flow positif de 12,4 ME au 30 juin...